2024 Synopsys ASIP Designer Contest
活動時間
2024/09/27 ~ 2024/11/19
報名時間
2024/08/30 00:00 ~ 2024/09/27 00:00
活動地點
競賽網站向TSRI申請使用Synopsys ASIP Designer 和工具環境設定。
活動介紹
Synopsys(新思科技)聯合台灣半導體研究中心(TSRI)及教育部RISC-V架構技術與創新應用組教材發展計畫,將於9月27日至11月19日共同舉辦「Synopsys ASIP Designer Contest」

活動背景:
新思科技的ASIP Designer 不僅是強大的處理器設計工具,更可幫助使用者於當前的 AI 熱潮中脫穎而出!不論你是針對設計 AI 加速的處理器感興趣,或是想瞭解如何優化深度學習和機器學習算法的運行效率,參與本次競賽,你可以更深入理解軟硬體協同設計,還能掌握針對AI 應用開發的高效硬體架構。不想錯過這一波加入AI產業的新浪潮?那就趕快報名競賽,不只有機會獲得高額奬金,還能點滿技能、能自己的技術能力再upgrade
 
活動名稱:Synopsys ASIP Designer Contest
 
主辦單位:Synopsys
協辦單位:台灣半導體研究中心(TSRI)、教育部RISC-V架構技術與創新應用組教材發展計畫

競賽主題:
Creating extended instructions on the RISC-V CPU through ASIP Designer to accelerate AI models of the MLPerf TinyML benchmark.

參賽資格:
競賽開放國內大專校院電機、電子、資工或相關科系的在學學生參加。

報名方式:
  • 參賽者應組隊報名參加比賽,團隊應由至少 1 名學生、至多 3 名學生組成。
  • 請由隊長代表所有員報名,請至「2024 Synopsys ASIP Designer Contest」網站報名(https://contest.synopsys.com.tw/2024ASIP)。

活動時間表:

Phase

Date

Description

活動報名及競賽準備

8/30

~

9/27

  • 參賽者報名參賽,隊長代表全體隊員提交報名。
  • 參賽者應依競賽網站提供的學習資源,先行自學。
  • 參賽者應依競賽網站說明,向TSRI申請使用Synopsys ASIP Designer 和工具環境設定。
第一階段:
作品繳交

9/27 

~

11/3

  • 競賽題目將於927日培訓工作坊結束時公布。
  • 此階段參賽者將設計團隊的RISC-V 處理器,針對MLPerf TinyML 基準測試中選定的AI 工作負載進行最佳化(https://github.com/mlcommons/tiny)。
  • 參賽團隊必須記錄設計過程,包含挑戰、創新和設計歷程。
作品審查

11/4 

11/8

作品審查並選出入圍隊伍(~10隊)
第二階段:
決賽(Presentation得奬隊伍公布

11/14

入圍隊伍將受邀參與決賽,向評審團展示作品,評審團將包括來自Synopsys、學術界和半導體行業的專家。
頒奬典禮

11/19

優勝隊伍將受邀於新思科技AIoT Summit上接受表揚及受奬。

獎勵方式:
獎項由Synopsys贊助。證書將由Synopsys台灣半導體研究中心(TSRI)及教育部RISC-V架構技術與創新應用組教材發展計畫頒發。

·第一名:新台幣50,000元及證書。
·第二名:新台幣30,000元及證書。
·第三名:新台幣15,000元及證書。
·優選:新台幣8,000元及證書。

獲獎隊伍將受邀參加Synopsys AIoT Summit接受表揚並領取獎項。
 
詳細活動資訊請見競賽官網:
https://contest.synopsys.com.tw/2024ASIP/

活動聯絡方式:
[email protected]
2024 Synopsys ASIP Designer Contest
活動時間
2024/09/27 ~ 2024/11/19
報名時間
2024/08/30 00:00 ~ 2024/09/27 00:00
活動地點
競賽網站向TSRI申請使用Synopsys ASIP Designer 和工具環境設定。
檔案下載 我要報名